5nm技术指日可待,EUV技术有重磅突破

分享到:

全球一号代工厂台积电宣布了有关极紫外光刻(EUV)技术的两项重磅突破,一是首次使用7nm EUV工艺完成了客户芯片的流片工作,二是5nm工艺将在2019年4月开始试产。今年4月开始,台积电第一代7nm工艺(CLN7FF/N7)投入量产,苹果A12、华为麒麟980、高通“骁龙855”、AMD下代锐龙/霄龙等处理器都正在或将会使用它制造,但仍在使用传统的深紫外光刻(DUV)技术。

 

而接下来的第二代7nm工艺(CLNFF+/N7+),台积电将首次应用EUV,不过仅限四个非关键层,以降低风险、加速投产,也借此熟练掌握ASML的新式光刻机Twinscan NXE。

7nm EVU相比于7nm DUV的具体改进公布得还不多,台积电只说能将晶体管密度提升20%,同等频率下功耗可降低6-12%。

如今在7nm EUV工艺上成功完成流片,证明了新工艺新技术的可靠和成熟,为后续量产打下了坚实基础。

QQ浏览器截图20181010232333

 

台积电没有透露这次流片成功的芯片来自哪家客户,但是想想各家和台积电的合作关系,其实不难猜测。

7nm之后,台积电下一站将是5nm(CLN5FF/N5),将在多达14个层上应用EUV,首次全面普及,号称可比初代7nm工艺晶体管密度提升80%从而将芯片面积缩小45%,还可以同功耗频率提升15%,同频功耗降低20%。

2019年4月,台积电的5nm EUV工艺将开始风险性试产,量产则有望在2020年第二季度开始,正好满足后年底各家旗舰新平台。

台积电5nm工艺的EDA设计工具将在今年11月提供,因此部分客户应该已经开始基于新工艺开发芯片了。

随着半导体工艺的急剧复杂化,不仅开发量产新工艺的成本大幅增加,开发相应芯片也越来越费钱,目前估计平均得花费1.5亿美元,5nm时代可能要2-2.5亿美元。

然而,Intel刚发布的秋季桌面平台仍然都是14nm,而拖延已久的10nm要到明年才能量产,7nm则是遥遥无期,5nm就更别提了。

 

 

 

 

 

 

 

了解更多:

访问意法半导体ST MCU中文官网STM32/STM8中文社区

最新的32位Cortex-M单片机STM328位STM8单片机产品信息;

STM32中文资料、 STM32参考设计ST MCU技术培训STM32开发板活动

STM32单片机微信 
继续阅读
呼吁美国降低芯片税收,苹果或在打造备胎计划

据报道,从第二和第三季度的游说披露报告显示,苹果就税收问题游说财政部、国会和白宫的官员,其中包括"为国内半导体生产提供税收减免"。

自动驾驶芯片领域闯入无人区的国产厂商能否突围?

2020年被视为自动驾驶的关键之年。近日,Waymo在美开放没有安全员的无人驾驶出租车服务,再次引发了市场对于自动驾驶发展的关注。

蔚来自研自动驾驶芯片,意料之外也是情理之中

今年8月,前Momenta研发总监任少卿入职蔚来汽车,任助力副总裁,直接向李斌汇报。与此同时,蔚来还宣布计划进行超过17亿美元的股票增发,其募得资金将用于自动驾驶技术研发。而今天早上,有消息称蔚来计划自主研发自动驾驶计算芯片,将会投入几十亿人民币,尽管该项目还未经过董事会讨论,但是李斌似乎意向明确,并且蔚来已经组建了独立的硬件团队“Smart HW”来负责此项目。

忆阻器类脑芯片与人工智能

现阶段计算与存储分离的“冯·诺依曼”体系在功耗和速率方面已经不能满足人工智能、物联网等新技术的发展需求,存算一体化的类脑计算方案有望解决这一问题,迅速成为研究热点。忆阻器是一种新型微电子基础器件,其电阻可通过外场连续调节且具有非易失性、小尺寸、低能耗、高速和CMOS兼容等优良特性,被认为是快速实现存算一体化计算最具潜力的类突触器件。与此同时,光电子器件和神经元遵从动力学数学同构性,借助这种同构性可用光电子器件模拟神经元行为并实现类脑计算,基于光子器件的类脑芯片正在往更高集成度、更低功耗、更高性能方向发展,

台积电5nm第四季度需求暴增 补齐华为5nm缺口

今年台积电全年营收将达到452.3 亿美元到 455.3 亿美元,同比去年全年营收同比增长 30.57% 到 31.44%,其中7nm占据大头。