你的浏览器版本过低,可能导致网站不能正常访问!
为了你能正常使用网站功能,请使用这些浏览器。

Stm32H7的SDRAM频率

[复制链接]
edveve 提问时间:2018-11-28 14:26 /
手册上讲的是:
10: SDCLK period = 2 x fmc_ker_ck periods
11: SDCLK period = 3 x fmc_ker_ck periods

如果是fmc_ker_ck 的二分频的话,频率应该是最高的,但是fmc_ker_ck 大小不知多少

评分

参与人数 1 ST金币 +20 收起 理由
STMCU + 20

查看全部评分

收藏 评论3 发布时间:2018-11-28 14:26

举报

3个回答
watershade 回答时间:2018-11-30 16:37:00
感谢你的送分题。这种问题一般可以查看RM手册,这里以STM32H743/753 and STM32H750 advanced ARM®-based 32-bit MCUs - Reference manual的内容作为参考。
fmc_ker_ck毫无疑问就是fmc kernel clock的缩写。和RCC的关系如下:
Capture4.JPG

可以看出fmc_ker_cl的时钟来源烟红线过来。不得不说H7的时钟太复杂了,真的太复杂了。stm32cubemx上已经不能很清楚的看清时钟的每一个部分了。
HCLK3的最大时中时200M,通过最大400M的SYSCLK分频可得。
PLL1_Q最大400M。H7似乎提供了3组PLL。而且魅族PLL,经过PLL_N倍频之后,通过PLL_P/Q/R分频输给不同的外设。
这组来自与PLL1.而PLL2_R来自PLL2.
而Pper_clk最不容易找到。如果你看cubemx的话,这应在如下图位置。

也有多种选择
Capture5.JPG

评分

参与人数 1ST金币 +6 蝴蝶豆 +3 收起 理由
STMCU + 6 + 3

查看全部评分

cruelfox 回答时间:2018-11-30 10:29:51
系统时钟树上给FMC模块指派的时钟,从RCC中的寄存器配置。

评分

参与人数 1ST金币 +5 蝴蝶豆 +2 收起 理由
STMCU + 5 + 2

查看全部评分

edveve 回答时间:2018-12-3 14:18:20
watershade 发表于 2018-11-30 16:37
感谢你的送分题。这种问题一般可以查看RM手册,这里以STM32H743/753 and STM32H750 advanced ARM®-bas ...

多谢

所属标签

相似问题

关于意法半导体
我们是谁
投资者关系
意法半导体可持续发展举措
创新和工艺
招聘信息
联系我们
联系ST分支机构
寻找销售人员和分销渠道
社区
媒体中心
活动与培训
隐私策略
隐私策略
Cookies管理
行使您的权利
关注我们
st-img 微信公众号
st-img 手机版